您的瀏覽器不支援Javascript,部分功能將無法呈現。

:::

加入會員

:::
個人圖像
基本資料表
姓名陳巍仁
英文姓名(同護照) CHEN,WEI-REN
自我介紹
個人網站
最高學歷博士
經歷2011–現在 : 智慧電子國家型科技計畫 4C 分項召集人
2008/8–2011/3:晶片系統國家型科技計畫(NSOC)副執行長
2008/8–2012/8:IEEE固態電路學會台北分會主席
2009/8–現在 :國立交通大學電子工程系教授
2005/8–2009/7:國立交通大學電子工程系副教授
2002/8–2005/7:國立交通大學電子工程系助理教授
1999/8–2002/7:國立中央大學電機工程系助理教授
在產業界認可之ISSCC論文發表
多項技轉產業界之實績與技術合作
10年以上積體電路設計研究經驗
畢業科系國立交通大學電子工程所
教師
講員類別學(交大)
服務單位國立交通大學
部門電子工程系
職稱教授
專長或研究混合信號積體電路設計、高頻電路設計、通訊系統、無線通訊與高速網路系統及晶片設計
曾講授之課程數位輔助鎖相迴路設計與應用
曾獲專業證照或獎項
備註
授課課程名稱鎖相迴路設計與應用 / 鎖相迴路設計與應用 / 鎖相迴路設計與應用 / 數位輔助鎖相迴路設計與應用 / 數位輔助鎖相迴路設計與應用 / 《工程四館303教室》數位輔助鎖相迴路設計與應用 / 【工四館301室】數位輔助鎖相迴路設計與應用(含實作) / 【工四館525室】數位輔助鎖相迴路設計與應用
:::
web_use_log