您的瀏覽器不支援Javascript,部分功能將無法呈現。

:::

加入會員

:::
個人圖像
基本資料表
姓名黃俊銘
英文姓名(同護照)HUANG,JYUN-MING
自我介紹
個人網站
最高學歷博士
經歷國家晶片系統設計中心研究員兼設計服務組組長
畢業科系國立清華大學資訊工程
教師
講員類別
服務單位國家晶片系統設計中心
部門智慧電子系統組
職稱研究員兼組長
專長或研究/VLSI Design and Testing
/Platform-based SOC Design
/Multimedia Communication
曾講授之課程SystemVerilog for Design and Verification(含實作)
System Verilog Hardware Description and Verification Language
System C及其系統應用(含實作)
ESL SoC Design Methodology(含實作)
曾獲專業證照或獎項
備註
授課課程名稱ESL SoC Design Methodology(含實作) / ESL SoC Design Methodology(含實作) / System C及其系統應用(含實作) / System Verilog Hardware Description and Verification Language / 《工程四館414電腦教室》SystemVerilog for Verification / 《工程四館415教室》SystemVerilog for Design and Verification / 《工四館415室》SystemVerilog for Design and Verification(含實作) / 【延至9/6】SystemVerilog for Design and Verification
:::
web_use_log